欢迎来到亿配芯城! | 免费注册
你的位置:贴片陶瓷电容(MLCC)贴片电容采购平台 > 芯片资讯 > 将电路板电磁兼容性提高10%需要什么技巧?
将电路板电磁兼容性提高10%需要什么技巧?
发布日期:2024-11-26 07:53     点击次数:75

电磁兼容性是指电子设备在各种电磁环境中仍可以谐和、有效地停止工作的才能。电磁兼容性设计的目的是使电子设备既能抑止各种外来的干扰,使电子设备在特定的电磁环境中可以正常工作,同时又能减少电子设备自身对其它电子设备的电磁干扰。

 

遵照以下PCB设计技巧,能够有效的提升电路板的电磁兼容性:

 

一、选择合理的导线宽度由于瞬变电流在印制线条上所产生的冲击干扰主要是由印制导线的电感成分形成的,因而应尽量减小印制导线的电感量。印制导线的电感量与其长度成正比,与其宽度成反比,因此短而精的导线对抑止干扰是有利的。时钟引线、行驱动器或总线驱动器的信号线常常载有大的瞬变电流,印制导线要尽可能地短。关于分立元件电路,印制导线宽度在1.5mm左右时,即可完整满足请求;关于集成电路,印制导线宽度可在0.2~1.0mm之间选择。 

 

二、采用正确的布线战略采用对等走线能够减少导线电感,但导线之间的互感和散布电容增加,假如规划允许,最好采用井字形网状布线构造,详细做法是印制电路板的一面横向布线,另一面纵向布线,然后在穿插孔处用金属化孔相连。 

 

三、防止长间隔的对等走线为了抑止印制电路板导线之间的串扰,在设计布线时应尽量防止长间隔的对等走线,尽可能拉开线与线之间的间隔,信号线与地线及电源线尽可能不穿插。在一些对干扰非常敏感的信号线之间设置一根接地的印制线,能够有效地抑止串扰。 

 

四、优化布线设计防止高频信号经过印制导线时产生的电磁辐射为了防止高频信号经过印制导线时产生的电磁辐射,在印制电路板布线时,还应留意以下几点:尽量减少印制导线的不连续性,例如导线宽度不要突变,导线的拐角应大于90度制止环状走线等。 

 

时钟信号引线最容易产生电磁辐射干扰, 亿配芯城 走线时应与地线回路相靠近,驱动器应紧挨着衔接器。

 

总线驱动器应紧挨其欲驱动的总线。关于那些分开印制电路板的引线,驱动器应紧紧挨着衔接器。 

 

数据总线的布线应每两根信号线之间夹一根信号地线。最好是紧紧挨着最不重要的地址引线放置地回路,由于后者常载有高频电流。 

 

五、抑止反射干扰

为了抑止呈现在印制线条终端的反射干扰,除了特殊需求之外,应尽可能缩短印制线的长度和采用慢速电路。必要时可加终端匹配,即在传输线的末端对地和电源端各加接一个相同阻值的匹配电阻。依据经历,对普通速度较快的TTL电路,其印制线条善于10cm以上时就应采用终端匹配措施。匹配电阻的阻值应依据集成电路的输出驱动电流及吸收电流的最大值来决议。 

 

六、电路板设计过程中采用差分信号线布线战略

布线十分靠近的差分信号对互相之间也会相互严密耦合,这种相互之间的耦合会减小EMI发射,通常(当然也有一些例外)差分信号也是高速信号,所以高速设计规则通常也都适用于差分信号的布线,特别是设计传输线的信号线时更是如此。这就意味着我们必需十分慎重地设计信号线的布线,以确保信号线的特征阻抗沿信号线各处连续并且坚持一个常数。 

 

在差分线对的规划布线过程中,我们希望差分线对中的两个PCB线完整分歧。这就意味着,在实践应用中应该尽最大的努力来确保差分线对中的PCB线具有完整一样的阻抗并且布线的长度也完整分歧。差分PCB线通常总是成对布线,而且它们之间的间隔沿线对的方向在恣意位置都坚持为一个常数不变。通常状况下,差分线对的规划布线总是尽可能地靠近。亿配芯城(WWW.YiBEiiC.COM)隶属于深圳市新嘉盛工贸有限公司,成立于2013年并上线服务,商城平台主要特点“线上快捷交易配单+线下实体供应交货”两全其美的垂直发展理念,是国内电子元器件专业的电子商务平台+实体店企业。未来发展及模式主要以(一站式配单,平台寄售/处理闲置库存达到资源共享双赢,电子工程师交流社区,硬件开发与支持等互动服务平台)在这个高效而发展迅猛的科技互联网时代为大家提供精准的大数据资源平台。



相关资讯